텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
텔레픽스-[위성시스템부문]FPGA 로직 설계 엔지니어
1/6
텔레픽스대전 유성구경력 10년 이상

[위성시스템부문]FPGA 로직 설계 엔지니어

포지션 상세

우주급 TDI(Time Delay Integreation) 이미지 센서를 활용하여 초고해상도 영상 정보를 획득하고 외부로 출력하는 FPA(Focal Plane Assembly)/FPU(Focal Plane Unit) 보드를 설계 및 구현하는 역할을 맡고 있습니다. FPGA 로직 설계를 중심으로 센서 인터페이스, 영상 처리, 고속 트랜시버 시스템까지 하드웨어 전 영역을 다룹니다.

주요업무

[FPGA 로직 설계]
• Microchip/Xilinx FPGA 기반 영상 획득 시스템 로직 설계 및 구현
• 요구사항 분석부터 아키텍처 설계, 로직 코딩, 검증까지 전 주기 자립 수행

[영상 처리 / 압축]
• FPGA 기반 실시간 영상 처리 및 데이터 압축 로직 구현
• TDI 센서 입력 데이터의 정렬 및 출력 파이프라인 설계

[프로토콜 브리지]
• Raw 영상 데이터의 영상 프로토콜 변환(Frame Grabber) 설계
• MIPI, Camera Link, CoaXPress, 10GigE 등 다양한 출력 인터페이스 설계

[검증 및 프로젝트]
• 로직 시뮬레이션 및 시스템 레벨 검증 수행
• 내부 팁 및 외부 기관과의 프로젝트 협업

자격요건

• 컴퓨터 아키텍처 및 하드웨어 시스템에 대한 기본적인 이해도 보유
• Vendor IP 활용 숙련자 (Xilinx / Microchip IP Core 등)
• 고속 트랜시버(GTH, GTY, SerDes 등) 설계 및 실무 적용 능숙자
• 요구사항 분석부터 스케줄링, 파이프라인 설계, 구현, 검증까지 FPGA 로직 개발 전 주기를 독립적으로 수행 가능한 분
• FPGA 기반 영상 처리 및 데이터 압축 로직 설계 경험자(유료 IP구매 구현 포함)
• 다양한 영상 프로토콜 및 Raw-to-Protocol 브리지(Frame Grabber) 설계 경험자

기술 스택 • 툴

태그

마감일

상시채용

근무지역

유성구 테크노4로 17
본 채용정보는 원티드랩의 동의없이 무단전재, 재배포, 재가공할 수 없으며, 구직활동 이외의 용도로 사용할 수 없습니다.
본 채용 정보는 에서 제공한 자료를 바탕으로 원티드랩에서 표현을 수정하고 이의 배열 및 구성을 편집하여 완성한 원티드랩의 저작자산이자 영업자산입니다. 본 정보 및 데이터베이스의 일부 내지는 전부에 대하여 원티드랩의 동의 없이 무단전재 또는 재배포, 재가공 및 크롤링할 수 없으며, 게재된 채용기업의 정보는 구직자의 구직활동 이외의 용도로 사용될 수 없습니다. 원티드랩은 에서 게재한 자료에 대한 오류나 그 밖에 원티드랩이 가공하지 않은 정보의 내용상 문제에 대하여 어떠한 보장도 하지 않으며, 사용자가 이를 신뢰하여 취한 조치에 대해 책임을 지지 않습니다.
<저작권자 (주)원티드랩. 무단전재-재배포금지>